FPGA|CPLD|ASIC论坛
直播中

redseagull

6年用户 28经验值
私信 关注
[问答]

FPGA输出的DDR3差分时钟左右抖动很厉害,请问是怎么回事呢?

各位专家,我使用altera的cyclone5的DDR3硬核控制器,输入时钟是国产的125兆50PPM有源晶振,现在调试时发现对DDR3的读写偶尔出错。我们测试DDR3接口的差分时钟,发现左右抖动很厉害,感觉频率或相位不稳定,但是查看FPGA内部的PLL都是锁定了的。请问各位专家,这是怎么回事呢?是晶振有问题,PPM过大,jitter过大,还是FPGA有问题呢?请各位专家多指点。谢谢!

回帖(3)

redseagull

2018-5-12 06:43:04
自己顶一下,希望得到大家的帮助。
举报

redseagull

2018-5-14 06:31:54
再自己顶一下,希望得到大家的回复。
举报

luonanliang

2018-5-14 10:05:27
帮忙顶一下,顺便说一下。我公司原装库存现货出售 Altera品牌 型号: EP1C6F25617N ,卷带原装货,需要的客户私聊。 QQ:196627836,QQ空间相册还有更多型号,可以进来看看。谢谢!
举报

更多回帖

发帖
×
20
完善资料,
赚取积分