赛灵思
直播中

李枫芸

7年用户 180经验值
私信 关注
[问答]

连接器上连接3.3V的LVTT Lsignal,是否存在损坏FPGA的风险?

你好,
我正在使用带有Virtex 2 pro的evualuation板。
我的I / O连接到2.5V供电的存储体。
如果在此连接器上连接3.3V的LVTT Lsignal,是否存在损坏FPGA的风险?
谢谢你的回答。
消息由jeromefievet于02-02-2010 07:33 AM编辑

回帖(8)

潘晶燕

2020-6-3 15:46:54
Ĵ,
是。
您不需要超过数据表中的abs max规范。

通常“LVTTL”意味着CMOS
举报

王红梅

2020-6-3 16:06:09
奥斯汀,
如果在另一侧3.3V LVTTL信号(驱动器)是从斯巴达3发出的,你认为我必须放置那个电阻吗?
举报

潘晶燕

2020-6-3 16:20:03
杰罗姆,
只要电阻器靠近驱动器或接收器,你应该没问题。
通过将它放在驱动器上,可以驱动两者之间50欧姆的弱连接,这意味着您可以吸收任何返回的反射(良好)。
接收器更好,因为接收器已经具有非常高的输入阻抗,因此电阻器根本不会影响信号完整性。
再次,如果你使用IBIS模拟器模拟驱动程序和接收器,你会看到我的意思。
如果您无法访问这些工具,请考虑获取这些工具,因为一个pcb重新设计的成本高于工具(工具为您自己付出了一个您可以避免的错误)。
什么是驱动程序部件号?
我可以运行我的工具,并回发我所看到的,
Austin Lesea主要工程师Xilinx San Jose
举报

张桂荣

2020-6-3 16:30:43
亲爱的奥斯汀,
我在使用Virtex 5 FGPA的电路板上也遇到了类似的情况。
我被迫将板载ADC的LVCMOS_3.3V O / P连接到由2.5V供电的FPGA I / O bank。
正如您所建议的,我在接收器附近连接了一个100欧姆的电阻器,并使用HyperLynx模拟连接。
我附加了在接收器处观察到的波形,有或没有100欧姆电阻(分别见图-1和图-2)。
如果您能对结果和有关此连接安全性的建议发表意见,我将不胜感激。
问候,
罗希特
波幅.pdf 44 KB
举报

更多回帖

发帖
×
20
完善资料,
赚取积分