Cypress技术论坛
直播中

朱梁贡

7年用户 207经验值
私信 关注
[问答]

为什么PSOC3 GPIO中断配置为上升沿,但ISR在两个边上执行?

亲爱的开发人员,
在使用PSoC 3(CY8C3666AXI-040)的GPIO引脚之一时,我遇到了一个奇怪的问题。即使我已经配置了GPIO中断,只在上升沿触发,中断触发上升和下降沿。附上的项目可以参考。我所指的中断是POSGEGEGEGIN PIN中断。可能出了什么问题。请注意,我是从同一个IC的时钟源之一中断。这是一个潜在的问题。
CE95257ADC和UART-000
1.8兆字节

回帖(2)

朱梁贡

2019-10-21 11:10:28
朋友,
一个更新,当我使用外部时钟源作为中断产生信号时,没有看到两个边缘中断触发行为。现在我看到只有正边缘触发ISR的执行。
举报

潘福乔

2019-10-21 11:15:32
我看不出配置有什么问题。如何确保这两个边都是三角形?我建议用这个PIN做一个简单的项目并测试中断。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分