赛灵思
直播中

王淑英

7年用户 171经验值
私信 关注
[问答]

使用mmcm如何实现dpll?

你好,
我需要动态频率合成器。
我可以使用MMCM的drp端口动态调整mmcm的频率输出。
有什么限制?
故障怎么样?
InXAPP872中使用了iodelay元素。
使用这种方法是否可以将合成时钟路由到结构?
注意:合成频率将在FPGA内部用于读取fifo,但也通过oddr转发到外部芯片。
我对在FPGA内部实现dpll的其他方法持开放态度。
谢谢。

回帖(6)

陈玉筠

2020-7-31 10:40:04
您需要向我们提供更多信息......
您需要什么频率范围?
您在生成的频率上需要多少精度?
你有什么时钟?
您生成的时钟可以容忍多少抖动?
Avrum
举报

李建设

2020-7-31 10:53:06
基本上我有两个平台(主设备和从设备),每个平台都有一个@ 73MHz的自由运行时钟(它是一个dvi时钟,我通过gtx传输视频数据)。
为了使从站与主平台同步,我必须调整从站平台的频率。
频率信息将由主平台提供。
dpll必须考虑到频率的微小变化。
KC705板。
板载200 MHz振荡器用作从属平台的参考。
举报

陈玉筠

2020-7-31 11:08:48
主设备和从设备之间是否有GTX链路?
如果是这样,您可能需要查看本应用笔记中描述的全数字VXCO替换。
Avrum
举报

李建设

2020-7-31 11:20:52
谢谢avrum。
实际上,链接在主设备和从设备之间。
我已经查看了这个文档,但我不能使用gtx的drp端口(设计要求)。
在这种情况下,mmcm方法是否仍然可行?
举报

更多回帖

发帖
×
20
完善资料,
赚取积分