赛灵思
直播中

周芸

7年用户 230经验值
私信 关注
[问答]

如何使用BLVDS或其他驱动Kintex LVPECL输入的方法的信息?

我正在哀悼7系列设备上LVPECL支持的消亡。
我有一个需要360MHz LVPECL输入时钟的DAC。
Kintex LVDS(247mV,min)不具备LVPECL(500mV,min)所需的差分范围。
有可用的BLVDS,但没有规范,除了数据表中的非信息的这一块:
“BLVDS的视频点将根据拓扑和负载而有很大差异。”
有没有人有任何关于使用BLVDS或其他驱动Kintex LVPECL输入的方法的信息?
谢谢,
巴里

回帖(8)

张颖

2020-7-19 15:01:23
以下应用说明http://www.xilinx.com/support/documentation/application_notes/xapp696.pdf来完成接口方案
_______________________________________________如果有助于解决您的查询,请将此帖子标记为“接受为解决方案”。
因此,它将有助于其他论坛用户直接参考答案。如果您认为该信息有用且面向答复,请给予此帖子称赞。
举报

杨玲

2020-7-19 15:08:38
您可能希望使用带有外部电阻和/或电容的时钟的差分SSTL输出来实现所需的电平转换和衰减。
Lattice曾经有关于驱动各种差分标准的应用笔记,这些差分标准是它们的部件不直接使用电阻网络支持。
对于时钟,您还可以选择电容式进行电平转换。
- Gabor
举报

潘沪城

2020-7-19 15:24:15
该应用笔记用于将LVPECL接收为LVDS输入。
我需要TRANSMIT到需要LVPECL的设备..
举报

李森

2020-7-19 15:41:24
我有点惊讶的是,最小差分LVPECL输入电压高达347mV。
该设备的数据表是否可供审查?
------您是否尝试在Google中输入问题?
如果没有,你应该在发布之前。太多结果?
尝试添加网站:www.xilinx.com
举报

更多回帖

发帖
×
20
完善资料,
赚取积分