赛灵思
直播中

乔银栓

8年用户 249经验值
私信 关注
[问答]

K7 FPGA来设计电路板,连接引脚时应注意什么?

嗨XILINX工程师
我正在使用您的K7 FPGA来设计电路板。
在我的项目中,我将使用DDR3来消耗内存。
我将使用SO-DIMM接口,这是DDR3的204个引脚。所以问题就出现了
1.推荐的SO-DIMM和FPGA连接是什么?(我已经知道已经使用了HP Banks)
2.连接引脚时应注意什么?
我的FPGA是XC7K325T-2FBG676C
谢谢

回帖(4)

刘溪

2020-7-16 09:15:48
你好
请参阅以下UG586,了解将SODIMM连接到您设备的设计指南。
http://www.xilinx.com/support/documentation/ip_documentation/ug586_7Series_MIS.pdf
问候,萨蒂什-----------------------------------------------
--- --------------------------------------------请注意
- 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用的帖子。感谢.--
---------------------------- ---------------------
----------------------
举报

贾飞小

2020-7-16 09:34:19
谢谢
但我暂时没有XC7K325T-2FBG676C的MIG许可证。
你能帮我生成pin到pin文件吗?
我的DDR3是MT8JTF12864HZ-1G6G1,而我的FPGA是XC7K325T-2FBG676C
举报

刘溪

2020-7-16 09:54:08
您好
MIG是一个免费核心,它将包含在ISE或VIVADO中,无需为此核心购买许可证。
此外,引脚映射应由您决定,因为它取决于您希望根据您的设计在支持的存储库中进行接口的BANKS。
问候,萨蒂什-----------------------------------------------
--- --------------------------------------------请注意
- 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用的帖子。感谢.--
---------------------------- ---------------------
----------------------
举报

张奥

2020-7-16 10:12:39
嗨,
如果为FPGA和存储器设备生成MIG,它将在user_design / par文件夹中为您提供默认的引脚分配。
如果您还没有完成电路板布局,您可以选择deafult作为引脚排列或将其用作参考,根据您的要求进行更改,并通过验证ucf和更新设计重新验证它。
希望这可以帮助
问候,
Vanitha
--------------------------------------------------
-------------------------------------------请在发布前进行谷歌搜索,
您可能会找到相关信息。请留下帖子 - “接受为解决方案”,如果提供的信息有用且回复,请给予赞誉
举报

更多回帖

发帖
×
20
完善资料,
赚取积分